基于FPGA的AVS帧内预测的研究与设计

原文链接:万方

  • 作者:

    单天燕,王树昆,赵春亮

  • 摘要:

    本文通过对AVS视频标准中帧内预测算法的研究,提出了一种新的基于FPGA的AVS解码器帧内预测模块的设计方案.文中设计的通用运算单元,提高了硬件资源的可重构性,降低了帧内预测的计算复杂度.设计中采取有效的控制逻辑,对复杂的plane模式进行预处理,提高了预测速度.上述设计已通过RTL级综合及仿真,并在结合AVS参考模型RM52j和ver-ilog语言的DPI接口建立的验证平台上,验证了该模块功能的正确性.

  • 关键词:

    AVS视频标准 视频解码 帧内预测 现场可编程门阵列 流水线技术

  • 作者单位:

    山东建筑大学%山东省智能建筑技术重点实验室

  • 来源期刊:

    微计算机信息

  • 年,卷(期):

    2012009

相似文献