一种新的基于FPGA的雷达视频压缩方法

原文链接:万方

  • 作者:

    张艳艳,陈苏婷

  • 摘要:

    针对目前雷达视频分辨力较高、目标信息多包含在高频细节部分的特点,设计并实现了一种基于FPGA的高分辨力雷达视频压缩方案.该方案分别对DCT、量化、编码等核心处理模块分别进行优化设计,以适应雷达视频压缩的需求.在1片Stratix ⅣGX EP4SGX230KF40C4芯片上进行验证,结果表明,该设计方案资源占用率低,压缩后图像质量较好,对于1600*1200分辨力的视频处理速度可达50f/s(帧/秒)以上,满足高分辨力雷达视频实时压缩的要求.

  • 关键词:

    高分辨力雷达 视频压缩 FPGA 实时性

  • 作者单位:

    南京信息工程大学电子与信息工程学院

  • 基金项目:

    中国博士后科学基金(2011M500940)

  • DOI:

    10.3969/j.issn.1002-8692.2012.17.018

  • 来源期刊:

    电视技术

  • 年,卷(期):

    2012017

相似文献